Mount Royal, QC, CAN
17 hours ago
Senior Principal Verification Engineer
At Cadence, we hire and develop leaders and innovators who want to make an impact on the world of technology. Sr Principal Digital Verification Engineer Location: Montreal, Ottawa, Toronto Job Overview: This is an opportunity to join a dynamic and growing team of experienced engineers developing high-performance physical IP for industry-standard protocols. The candidate will primarily be responsible for leading a team of engineers in the verification of digital RTL and development of re-usable verification components and environments. The successful candidate will be a highly motivated self-starter and with strong leadership qualities. It is also expected that the candidate will contribute to all aspects of digital verification including flow development, test plan development and execution, functional coverage closure, and code coverage closure. The ideal candidate will have a fundamental understanding of the end-to-end verification flow in order to accurately and efficiently communicate with all members of the technical staff regarding overall project development progress and status. The most successful candidates will be able to demonstrate excellent command of fundamental logic principles as well as excellent problem solving and communication skills. The candidate should be able to work as part of a focused team of engineers and be able to collaborate successfully as needed with design teams, verification teams, project management, and digital and analog design teams in multiple worldwide geographies. The Cadence Silicon Solutions Group (SSG) develop leading edge Intellectual Property (IP) for a variety of High-Tech Markets. Job Responsibilities: + Project planning and progress tacking + Leading team of 5-15 engineers in the execution of verification tasks + Definition and Management of Verification Plans (vPlans) using Cadence vManager tools + Architecture of Verification Environments for complex IP such Multi-protocols PHY + Development of UVM-SV Scoreboards for self-checking regressions + Development of Functional Coverage as part of Metric Driven Verification Environments + Development of SystemVerilog Assertions for use in Formal and Simulation Environments + Creation and Management of Automated Regression Environments, e.g. Jenkins + Participation in Technical Review Meetings and Checklist Reviews + Close Collaboration with Design Engineers to debug complex test scenarios Job Qualifications: + Degree in Electrical/Electronic Engineering, Microelectronics, or a related discipline + 12+ years’ experience in microelectronics/EDA industry + Experience of Verilog RTL Design essential + Experience of Metric Driven Verification (MDV) essential + Excellent oral and written English essential + Exposure to Standard Protocol knowledge for any of the following areas: PCIe, USB, SATA, Ethernet, Display Port, HDMI + Self-motivated with excellent planning, interpersonal, and communication skills Cadence is an equal-opportunity employer committed to hiring a diverse workforce. Due to the nature of the role that requires interaction with other entities globally and with employees and stakeholders in other provinces in Canada, knowledge of the English language is required for this position. Titre: Concepteur Principal Senior en vérification numérique Localisation: Montreal, Ottawa, Toronto Description: Cadence Design Systems est à la recherche de candidats d’excellence pour joindre une équipe expérimentée et dynamique d’ingénieurs en charge du développement d’IP au service des standards de l’industrie. Le candidat aura la charge de diriger une équipe dans la vérification de modules numériques RTL et du développement de modules de vérification réutilisables Le candidat sera aussi amené à contribuer à toutes les phases du processus de vérification : élaboration du plan de vérification, codage des points de couverture, génération de stimuli et analyse de couverture. Le candidat devra posséder des connaissances avancées des méthodes de design et de vérification des composantes numériques. Le candidat devra être autonome, dynamique et démontrer de très bonnes qualités de communication. Le groupe de design IP est une équipe multidisciplinaire composée d’ingénieurs provenant de divers sites à travers le monde. Faisant parti du groupe de vérification, le candidat sera amené à collaborer avec diverses disciplines et phases de la réalisation complète d’IP matériel : design numérique et analogique, design physique, production, etc. Le groupe de design IP est une organisation grandissante. Le catalogue complet se trouve au site suivant : http://ip.cadence.com/ipportfolio/ip-portfolio-overview. Responsabilités : + Planification et suivi de projet + Diriger une équipe de 5-15 personnes dans l’exécution d’un projet de vérifiation + Définition et maintenance des plans de vérification utilisant la suite d’outils de Cadence tel que vManager + Design et architecture d’environnements de vérification pour des IP supportant une large gamme de fonctionnalités et de protocoles. + Développement de composantes de vérification à l’aide du langage SV-UVM. + Développement de couverture fonctionnelle. + Développement d’assertions en SystemVerilog pour la vérification formelle. + Gestion de régression de tests automatisés. + Participation à des revues techniques. + Travailler en étroite collaboration avec d’autres équipes de différentes disciplines. Expérience recherchée : + Baccalauréat en Ingénierie électrique, sciences appliquées ou domaine connexe. + Maîtrise en génie électrique, sciences appliquées ou domaine connexe (préférable). + 12 ans et plus d’expérience dans le domaine de la microélectronique. + Connaissance avancée des principes de vérifications numériques. + Connaissance avancée des langages de vérification matérielle (notamment SV-UVM). + Connaissance avancée des langages d’assertions (notamment SVA). + Connaissance des principes de design mixtes. + Connaissance des principes de vérification pour des designs comportant différents domaines d’alimentation. + Capable de communiquer clairement en anglais. Cadence est une employeuse qui souscrit à l’égalité des chances et qui s’engage à embaucher une main-d’oeuvre diversifiée. Puisque ce rôle nécessite que l’employé interagisse avec d’autres entités à l’échelle mondiale ainsi qu’avec des employés et intervenants dans d’autres provinces canadiennes, la connaissance du l’anglais est exigée pour ce poste We’re doing work that matters. Help us solve what others can’t. We welcome applications from candidates with disabilities and in equity seeking groups. If you have accessibility needs during the application and interview process, we encourage you to make your needs known. Additional Jobs (https://cadence.wd1.myworkdayjobs.com/addl\_jobs) Cadence plays a critical role in creating the technologies that modern life depends on. We are a global electronic design automation company, providing software, hardware, and intellectual property to design advanced semiconductor chips that enable our customers create revolutionary products and experiences. Thanks to the outstanding caliber of the Cadence team and the empowering culture that we have cultivated for over 25 years, Cadence continues to be recognized by Fortune Magazine as one of the 100 Best Companies to Work For. 
 Our shared passion for solving the world’s toughest technical challenges, our dedication to pushing the limits of the industry, and our drive to do meaningful work differentiates the people of Cadence. Cadence is proud to be an equal opportunity employer. All qualified applicants will receive consideration for employment without regard to race, color, sex, age, national origin, religion, sexual orientation, gender identity, status as a veteran, basis of disability, or any other protected class. Cadence is committed to creating a diverse environment and is proud to be an equal opportunity employer. All qualified applicants will receive consideration for employment without regard to race, color, sex, age, national origin, religion, sexual orientation, gender identity, status as a veteran, basis of disability, or any other protected class.
Por favor confirme su dirección de correo electrónico: Send Email